Задержки после RCC
операций отсутствуют
Ошибки для серии STM32F373
говорят:
2.1.2 Задержка после периферийных часов RCCenable
Описание Для управления регистрами периферийного чтения / записи из / в регистры следует учитывать задержку между включением синхронизации периферийных часов RCC и эффективным включением периферии.Эта задержка зависит от сопоставления периферийных устройств.
Если периферийное устройство отображается на AHB: задержка составляет 2 тактовых цикла AHB после того, как в аппаратном регистре установлен бит разрешения синхронизации.
Если отображается периферийное устройствона APB: задержка составляет 2 тактовых цикла APB после того, как в аппаратном регистре установлен бит включения часов.
Обходные пути
Иногда включайте периферийные часы перед считыванием периферийных устройств/ требуется регистр записи.
Для периферийного устройства AHB вставьте два фиктивных считывания в регистр периферийного устройства.
Для периферийного устройства APB вставьте манекенчтение в периферийный регистр.
Без этой задержки чтение (или два) сразу после операции включения RCC может вернуть 0 независимо от значения регистра или первых двухпериферийные устройства могут игнорировать записи.
Функция библиотеки RCC_AHBPeriphClockCmd()
может уже включать эту задержку, но для проверки проверьте источники Stdperiph.
Iобычно групповые обращения к RCC при запуске, если это возможно, начиная с периферийного устройства, которое я собираюсь использовать первым.
RCC->AHBENR |= 1 << 19; // enable GPIOC clock // (1)
RCC->APB2ENR |= RCC_APB2ENR_USART1EN|RCC_APB2ENR_SYSCFGEN; // (2)
GPIOC->MODER = whatever; // (3)
// ...
USART1->BRR = divisor;
Таким образом, операция чтения-изменения-записи в (2) привнесет достаточную задержкумежду включением GPIOC
(1) и его использованием (3).