В моем главном каталоге проекта есть 4 подкаталога, а в каждом подкаталоге есть несколько файлов .c и .S. Я написал только один Makefile снаружи, который содержит такие строки:
...
AS_SRC= $(wildcard cpu/*.S) $(wildcard drivers/*.S) $(wildcard lib/*.S) $(wildcard init/*.S)
C_SRC= $(wildcard cpu/*.c) $(wildcard drivers/*.c) $(wildcard lib/*.c) $(wildcard init/*.c)
OBJS = $(AS_SRC:.S=.o) $(C_SRC:.c=.o)
.PHONY: all
all: $(TARGET).bin
%.o: %.S
@$(CC) -x assembler-with-cpp $(ASFLAGS) $< -o $@
%.o: %.c
@$(CC) -c $(CFLAGS) $(INCLUDE) $< -o $@
$(TARGET).elf: $(OBJS)
@$(CC) $^ $(LFLAGS) -o $@
$(TARGET).bin: $(TARGET).elf
@$(OC) -S -O binary $< $@
...
Я понимаю, что это не очень хороший способ написания Makefile. Я хочу иметь файл .config, на основе которого будет решено, какие файлы компилировать. Также я хотел бы использовать эти параметры конфигурации в коде что-то вроде #ifdef CONFIG_SOMETHING
. Я пытался понять из основного кода Makefile ядра Linux и реализовать нечто подобное, однако этот Makefile кажется слишком сложным.
Может кто-нибудь дать совет, как это сделать? Я уже пробовал искать в Google, но не смог найти подсказки о том, как использовать файл конфигурации.