Создание 8-разрядного регистра адресов памяти (MAR):
- , когда его вход «Load1» активирован, он сохраняет данные, данные с 8-разрядного входа «Data1».
- когда его вход «Load2» активирован, он сохраняет данные, данные с 8-битного входа «Data2».
- он напрямую передает свое содержимое на 8-битный выход «AddressOutput». Спроектируйте следующий VHDL-модуль и верхний модуль.
Здесь нас просят сделать VHDL-модуль и верхний модуль с VHDL-кодом. Используемая нами карта FPGA - BASYS-2 Xilinx Spartan3E-250.