Вопросы с тегом процессор-архитектура - PullRequest

Вопросы с тегом процессор-архитектура

1 голос
1 ответ

Я проверил несколько сайтов, на которых производитель помещал информацию о L1, L2, L3, времени...

KarlR / 06 мая 2019
0 голосов
0 ответов

У меня есть следующая инструкция, которую я хочу реализовать в одном цикле данных MIPS. Инструкция...

WindBreeze / 16 апреля 2019
1 голос
1 ответ

Извините, если я сделал ошибку в публикации этого. Пожалуйста, дайте мне знать, если мне нужно...

NihilisSpecialis / 16 апреля 2019
2 голосов
1 ответ

Я новичок в языке ассемблера и дизайне кэша, и недавно наш профессор задал нам вопрос о написании...

Jisheng Yu / 05 апреля 2019
5 голосов
1 ответ

Я пытаюсь использовать уязвимость системы безопасности при перепаде Ubuntu 16.04 с не исправленным...

BenKenobi007 / 30 марта 2019
0 голосов
1 ответ

Я сейчас ищу ответ на вышеуказанный вопрос.До сих пор я обнаружил, что люди говорят, что размер...

jsonnet / 30 марта 2019
2 голосов
1 ответ

Этот сценарий пришёл мне в голову и кажется немного базовым, но я спрошу. Таким образом, в L1 есть...

Lewis Kelsey / 28 марта 2019
0 голосов
2 ответов

Как процессор может получить инструкции с адреса 0xfffffff0 (CS_base : 0xffff0000 + IP : 0xfff0),...

mohamed azaiez / 25 марта 2019
0 голосов
2 ответов

Я читаю о фазе Instruction Decode (ID) в канале данных MIPS и получаю следующую цитату: «Как только...

gkeenley / 22 марта 2019
5 голосов
3 ответов

Я хочу понять, что именно является прерыванием для моего проекта аналогичного процессора 6502 в...

Senijs / 21 марта 2019
6 голосов
0 ответов

Короткая версия: На Intel i7 есть какие-то узкие места в доступе к «оригинальным» регистрам (eax,...

Zack / 17 марта 2019
4 голосов
2 ответов

Когда прерывание поступает в ЦП, оно обрабатывается путем сохранения текущего местоположения адреса...

snr / 15 марта 2019
2 голосов
1 ответ

Я изучаю архитектуру компьютера с помощью инструкций MIPS.У меня есть вопрос: Память в 0x10000000...

Tapan Tandon / 06 марта 2019
8 голосов
0 ответов

Я вижу в наборе инструкций AVX2, Intel различает операции XOR целого, двойного и с плавающей...

Harper / 05 марта 2019
0 голосов
2 ответов

MASKMOVDQU 1 является особенным среди инструкций хранения x86, потому что, в принципе, он позволяет...

BeeOnRope / 28 февраля 2019
0 голосов
1 ответ

Я заметил, что Intel Tremont имеет 64-байтовые инструкции хранения с MOVDIRI и MOVDIR64B.Это...

sandthorn / 28 февраля 2019
0 голосов
1 ответ

В руководстве по оптимизации Intel говорится о количестве буферов хранилища, которые существуют во...

Curious / 26 февраля 2019
0 голосов
1 ответ

Кроме определенных нормальных заданных условий, когда прерывания не доставляются виртуальному...

Gbps / 22 февраля 2019
0 голосов
0 ответов

У меня проблема с машиной, на которой я выполняю некоторые расчеты паралелей.До сих пор я...

HolgerBarlt / 20 февраля 2019
0 голосов
2 ответов

Я немного прочитал о Spectre v2, и, очевидно, вы получите нетехнические объяснения.У Питера Кордеса...

Lewis Kelsey / 05 февраля 2019
0 голосов
3 ответов
0 голосов
1 ответ

Я использую этот простой код для перечисления всех запущенных процессов и их архитектуры (32bit или...

Aiden Stewart / 30 января 2019
0 голосов
2 ответов

Я читал о псевдонимах 4K, вызванных перекрытиями загрузки / хранения из-за неоднозначности в...

iam / 29 января 2019
0 голосов
1 ответ

Я новичок в MASM.У меня путаница в отношении этих регистров указателей.Я был бы очень признателен,...

Shan / 24 января 2019
Добро пожаловать на сайт PullRequest, где вы можете задавать вопросы и получать ответы от других членов сообщества.
...