Я не знаю, какова цель I C, но я думаю, что ваша проблема связана с захватом схемы c.
Если вы попробуете симуляцию с помощью кода специи (создайте пустой файл и откройте его с помощью LTSpice) вы можете хотя бы смоделировать. Я протестировал приведенный ниже код. Результат показан на рисунке.
Не знаю, имеют ли результаты какой-то смысл. Решать вам. Но с помощью кода вы можете хотя бы смоделировать и протестировать некоторые параметры. Я смоделировал всего 1,2 мс, потому что это стоило мне всей вычислительной мощности, и на это ушло около 10 минут.
Важно отметить, что:
- Моделирование мощной электроники c схемы действительно требуют времени (и обработки);
- Поэтому я предлагаю вам изменить эти параметры внутри Панели управления:
- Сжатие: снять все отметки;
- Приправа: использовать альтернативный решатель , установите максимально возможное количество потоков и высокий приоритет потоков;
- Операция: снимите отметку Marching Waveforms. С его помощью LTSpice пытается что-то вычислить и показать вам. Если вы снимите отметку, LTSpice все рассчитает и только в конце покажет вам что-то. Я знаю, что любопытство, приближающееся ли симуляция к желаемой точке, очень велико, но при этом вычисления выполняются значительно быстрее.
- Из-за 1 я также установил и использовал начальное условия для напряжения узлов с подключенными конденсаторами и тока катушки индуктивности.
- И, также из-за 1, я не рекомендую вам устанавливать временной шаг для вашей симуляции: пусть LTSpice решит это за вас . Его мощность сходимости является наилучшей из его характеристик.
** Test Simulation
** options and includes
.include LM536005-Q1_TRANS.lib
*** Circuit
** Your IC Terminals from .lib file
** AGND BOOT ENABLE FB GND PAD RESET_N SW SYNC_MODE VCC VIN
** The connections
* x is the spice letter for subcircuits
* see the .subckt entry in .lib for details
x1 gnd boot vin fb gnd gnd RESET_N sw gnd vcc vin LM536005-Q1_TRANS
** Passive components
c1 vin gnd 10u
c2 boot sw 100n
l1 sw fb 4.7u
c3 fb gnd 10u
c4 fb gnd 10u
c5 fb gnd 10n
c6 vcc gnd 1u
** Sources
v1 vin gnd dc 12
i1 fb gnd dc 0.5
** Initial Conditions for some important
** nodes and elements
.ic v(fb)=-180m i(l1)=0.5 v(sw)=-180m
** Analysis with Initial Conditions
.tran 1 uic
.end
[Выход - общий ] [1]