Принудительный внутренний сигнал модуля - Verilog - PullRequest
0 голосов
/ 22 октября 2019

У меня есть Verilog TestBench, чтобы выполнить симуляцию уровня затвора модуля. Я хочу подать переходное напряжение на выходе определенных затворов внутри модуля, но не могу найти способ сделать это. Я могу вставить переходные напряжения (например, глюки) на входах (пример ниже), но мне нужно вводить на внутренние сигналы. Может кто-нибудь пролить свет на проблему?

Пример: сбой в тактовом сигнале ( источник )

always begin: inject_clk_glitch
    #1 force clk = 1;
    #1 force clk = 0;
    #1 release clk;
end

1 Ответ

1 голос
/ 23 октября 2019

force DUT.internal_path.internal_signal = 1;

...